Tugas Pendahuluan 2 Modul 2
Percobaan 2 Kondisi 11
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan dengan
ketentuan input B0=0, B1=clock, B2=1
2. Gambar Rangkaian Simulasi
[Kembali]
3. Video Simulasi
[Kembali]
Gambar rangkaian di atas merupakan jenis rangkaian T flip flop. T Flip-flop atau flip-flop toggle adalah flip-flop J-K yang kedua masukannya (J dan K) digabungkan menjadi satu sehingga hanya ada satu jalan masuk. Karakteristik dari flip-flop ini adalah kondisi dari keluaran akan selalu toogle atau selalu berlawanan dengan kondisi sebelumnya. Kalau keadaan keluaran flip-flop 0, maka setelah adanya sinyal pemicu keadaan-berikut menjadi 1 dan bila keadaannya 1, maka setelah adanya pemicuan keadaannya berubah menjadi 0.
Kaki input R dihubungkan ke B0, S dihubungkan ke B2, J dan K dihubungkan ke VCC, kemudian clock dihubungkan ke B1, Sedangkan untuk kaki outputnya sendiri, yaitu Q dihubungkan ke kaki 9 dan Q' dihubungkan ke kaki 7. Pada percobaan ini terlihat bahwa untuk clock aktif berada pada kondisi low atau clocknya berlogika 0. pada percobaan ini dapat terlihat kaki set high (logika 1) dari arus yang mengalir dari Vcc ke kaki B2 yang berlogika 1 dan diteruskan ke kaki S. dan reset low (logika 0) dari B0 yang berlogika 0 yang diteruskan ke kaki R, sehingga output yang keluar yang terbaca pada Q dan Q' berlogika 0&1.
- Download HMTL klik disini
- Download Simulasi Rangkaian klik disini
- Download Video Praktikum klik disini
- Download Datasheet 74LS112klik disini
- Download Datasheet Switch klik disini
Tidak ada komentar:
Posting Komentar